Ⅰ考試性質(zhì)
普通高等學(xué)校本科插班生招生考試是由??飘厴I(yè)生參加的選拔性考試。高等學(xué)校根據(jù)考生的成績(jī),按已確定的招生計(jì)劃,德、智、體全面衡量,擇優(yōu)錄取。因此,本科插班生考試應(yīng)有較高的信度、效度、必要的區(qū)分度和適當(dāng)?shù)碾y度。
Ⅱ考試內(nèi)容
總要求:
《數(shù)字電路與邏輯設(shè)計(jì)》是信息工程學(xué)院開設(shè)的一門專業(yè)基礎(chǔ)課,是院級(jí)平臺(tái)課?!稊?shù)字電路與課程設(shè)計(jì)》課程考試旨在考察學(xué)生對(duì)本課程的基本內(nèi)容、基本要求及基本應(yīng)用掌握的深度和廣度。要求熟練基本邏輯運(yùn)算和門電路、邏輯函數(shù)的表達(dá)方式及化簡(jiǎn)、組合邏輯電路的分析和設(shè)計(jì)、時(shí)序邏輯電路的分析和設(shè)計(jì)、了解存儲(chǔ)器及其擴(kuò)展、數(shù)模和模數(shù)轉(zhuǎn)換原理等,為后續(xù)專業(yè)課程的學(xué)習(xí)和設(shè)計(jì)打基礎(chǔ)。
一、考試基本要求:
1.熟練掌握數(shù)字電路的組成、分析和設(shè)計(jì);
2.了解一般簡(jiǎn)單數(shù)字系統(tǒng)的工作原理、分析和設(shè)計(jì)。
二、考核知識(shí)范圍及考核要求:
1.邏輯代數(shù)
(1)了解邏輯代數(shù)的定義及運(yùn)算公式和規(guī)則;
(2)掌握邏輯函數(shù)的表示方式及其相互轉(zhuǎn)換;
(3)熟練掌握邏輯函數(shù)的化簡(jiǎn)方法,包含公式法化簡(jiǎn)和卡諾圖化簡(jiǎn);
2.集成門電路
(1)了解集成門電路內(nèi)部電路的組成、傳輸特性、參數(shù);
(2)掌握集成門電路扇出系數(shù)的計(jì)算、輸入端帶負(fù)載特性,特別是TTL門;
(3)了解TTL門和CMOS門的接口電路及參數(shù)計(jì)算。
3.組合邏輯電路
(1)了解組合邏輯電路的概念;
(2)了解集成邏輯門的功能表、邏輯符號(hào);
(3)熟練掌握利用門電路及集成門電路芯片構(gòu)成的組合邏輯電路的分析和設(shè)計(jì),特別是譯碼器(重點(diǎn)是3線-8線譯碼器74HC138)和數(shù)據(jù)選擇器(4選1和8選1),實(shí)現(xiàn)邏輯函數(shù)。
4.觸發(fā)器
(1)了解基本RS觸發(fā)器和時(shí)鐘觸發(fā)器的構(gòu)成、符號(hào)、邏輯功能、及特性方程,特別掌握邊沿觸發(fā)器;
(2)熟練掌握給定時(shí)鐘脈沖和輸入波形情況下,畫出觸發(fā)器電路輸出端的波形。
5.時(shí)序邏輯電路
(1)了解時(shí)序邏輯電路的概念;
(2)熟練掌握同步時(shí)序邏輯電路的分析;
(3)熟練掌握同步邏輯電路的設(shè)計(jì);
(4)熟悉集成計(jì)數(shù)器芯片(特別是74HC161和74HC160)的功能表、邏輯符號(hào);
(5)熟練掌握由集成計(jì)數(shù)器構(gòu)成任意計(jì)數(shù)器的方法。
6.半導(dǎo)體存儲(chǔ)器
(1)了解半導(dǎo)體存儲(chǔ)器的分類、構(gòu)成及容量計(jì)算;
(2)掌握存儲(chǔ)器的位擴(kuò)展和字?jǐn)U展。
7.脈沖波形的產(chǎn)生
(1)了解555定時(shí)器的組成及工作原理;
(2)掌握555定時(shí)器的應(yīng)用,即由555定時(shí)器構(gòu)成的施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器的工作原理、參數(shù)計(jì)算和輸出波形。
8.模數(shù)轉(zhuǎn)換和數(shù)模轉(zhuǎn)換
(1)了解模數(shù)轉(zhuǎn)換和數(shù)模轉(zhuǎn)換的分類、構(gòu)成和工作原理;
(2)掌握數(shù)模轉(zhuǎn)換器輸出電壓的計(jì)算
Ⅲ考試形式及試卷結(jié)構(gòu)
1、考試形式為閉卷、筆試。考試時(shí)間為120分鐘,試卷滿分為100分。
2、試卷內(nèi)容比例:試卷內(nèi)容將覆蓋全部8章。其中:第2、4、6、7、8等5章所占比例為30-40%,其余第1、3、5等3章章所占比例為60-70%。
3、試卷難易比例:易、中、難分別為40%、40%和20%。
4、試卷題型比例:題型為填空題和綜合題,其中填空題約為20~30分,綜合題70~80%。
Ⅳ參考書目
《數(shù)字電路與邏輯設(shè)計(jì)》(第一版),徐秀平主編,電子工業(yè)出版社,2010年7月第1版。
Ⅴ題型示例
一、填空題(共20~30分)
已知74LS00為四個(gè)2輸入與非門,其mA,mA,mA,,計(jì)算74LS00最多可驅(qū)動(dòng)同類門的個(gè)數(shù)為()。(6分)
二、大題(共70~80分)
同步時(shí)序邏輯電路如圖4所示電路,要求:
(1)寫出電路的驅(qū)動(dòng)方程;
(2)狀態(tài)方程;
(3)畫出狀態(tài)轉(zhuǎn)換真值表;
(4)說明電路的邏輯功能;
(5)判斷電路能否自啟動(dòng)。(15分)