浙江理工大學(xué)2018年碩士研究生初試科目業(yè)務(wù)課考試大綱(數(shù)字電路)
來源:浙江理工大學(xué) 閱讀:949 次 日期:2017-09-30 14:35:53
溫馨提示:易賢網(wǎng)小編為您整理了“浙江理工大學(xué)2018年碩士研究生初試科目業(yè)務(wù)課考試大綱(數(shù)字電路)”,方便廣大網(wǎng)友查閱!

考試科目:數(shù)字電路

代碼:990

一、考試方式

書面考試,閉卷考試,3小時(shí)。

二、題型結(jié)構(gòu)

1.填空題15分(10小題×1.5)

2.選擇題30分(10小題×3)

3.分析計(jì)算題60~75分(5—6小題)

4.設(shè)計(jì)綜合題30~45分(2題)

每章節(jié)占的分值比例:

第一章 數(shù)字邏輯基礎(chǔ)20%

第二章 集成門電路10%

第三章 組合邏輯電路20%

第四章 鎖存器和觸發(fā)器10%

第五章 時(shí)序邏輯電路20%

第六章 大規(guī)模數(shù)字集成電路5%

第七章 脈沖波形的產(chǎn)生與整形10%

第八章 數(shù)/模和模數(shù)轉(zhuǎn)換器5%

每章分值比例允許有5%的浮動(dòng)。

三、考試內(nèi)容

第一章 數(shù)字邏輯基礎(chǔ)

1.數(shù)字電路的基本概念

2.數(shù)制與碼制

(1)常用數(shù)制及其相互轉(zhuǎn)換

(2)編碼和碼制

3.邏輯代數(shù)基礎(chǔ)

(1)基本邏輯運(yùn)算和復(fù)合邏輯運(yùn)算

(2)邏輯代數(shù)的基本公式和常用公式

(3)邏輯代數(shù)的3個(gè)基本規(guī)則(代入規(guī)則,反演規(guī)則,對(duì)偶規(guī)則)。

(4)邏輯函數(shù)及其表示方法

(5)邏輯函數(shù)的化簡(jiǎn)

第二章 集成門電路

1.CMOS門電路

(1)MOS管的開關(guān)特性和電路模型

(2)CMOS反相器電路結(jié)構(gòu)和工作原理

(3)CMOS門的電氣特性

(4)CMOS傳輸門

(5)CMOS OD門和三態(tài)門

2.TTL門電路

(1)二極管和三極管的開關(guān)特性和電路模型

(2)分立元件門電路

(3)TTL與非門

(4)TTL門的電氣特性

(5)TTL集電極開路門(OC門)

(6)TTL三態(tài)門

第三章 組合邏輯電路

1.組合邏輯電路的分析和設(shè)計(jì)

2.組合邏輯電路的競(jìng)爭(zhēng)與冒險(xiǎn)

3.常用組合邏輯電路模塊

第四章 鎖存器和觸發(fā)器

1.鎖存器

2.觸發(fā)器

CMOS主從觸發(fā)器、維持阻塞D觸發(fā)器、利用傳輸延遲JK觸發(fā)器的電路結(jié)構(gòu)和工作原理;觸發(fā)器的動(dòng)態(tài)參數(shù);5種不同功能觸發(fā)器的狀態(tài)真值表、特性方程、狀態(tài)圖。觸發(fā)器功能的互相轉(zhuǎn)換。

第五章 時(shí)序邏輯電路

1.時(shí)序邏輯電路概述

2.時(shí)序邏輯電路的分析

同步時(shí)序邏輯電路分析的一般步驟,時(shí)序電路的方程組(驅(qū)動(dòng)方程、輸出方程、狀態(tài)方程)、狀態(tài)表、狀態(tài)圖、時(shí)序圖的建立方法及在時(shí)序電路分析中的作用。異步時(shí)序邏輯電路的分析方法。

3.同步時(shí)序邏輯電路的設(shè)計(jì)

時(shí)序邏輯電路設(shè)計(jì)的一般步驟,同步時(shí)序邏輯電路的設(shè)計(jì)。

4.寄存器

并行寄存器電路結(jié)構(gòu)和邏輯功能;移位寄存器的電路結(jié)構(gòu)和邏輯功能。

5.計(jì)數(shù)器

異步二進(jìn)制計(jì)數(shù)器的電路組成和工作原理;同步二進(jìn)制計(jì)數(shù)器電路組成和工作原理;集成計(jì)數(shù)器;N進(jìn)制計(jì)數(shù)器;脈沖序列發(fā)生器。

第六章 大規(guī)模數(shù)字集成電路

1.半導(dǎo)體存儲(chǔ)器

存儲(chǔ)器的概念和分類;只讀存儲(chǔ)器的功能、結(jié)構(gòu)和工作原理;靜態(tài)隨機(jī)存取取存儲(chǔ)器的的功能、結(jié)構(gòu)和工作原理;存儲(chǔ)器容量的擴(kuò)展。

2.可編程邏輯器件

可編程邏輯器件的表示方法、基本結(jié)構(gòu)和分類;PROM、PLA、PAL、GAL、CPLD和FPGA的結(jié)構(gòu)和原理。

第七章 脈沖波形的產(chǎn)生與整形

1.脈沖波形的參數(shù)

脈沖周期T;脈沖幅度Vm;脈沖寬度tW;上升時(shí)間tr;下降時(shí)間tf;占空比q。

2.施密特觸發(fā)電路

施密特觸發(fā)電路的基本概念,由CMOS門電路構(gòu)成的施密特觸發(fā)電路結(jié)構(gòu)、工作原理、參數(shù)計(jì)算,施密特觸發(fā)電路的基本應(yīng)用。

3.單穩(wěn)態(tài)觸發(fā)電路

單穩(wěn)態(tài)觸發(fā)電路的基本概念,由CMOS門電路構(gòu)成的施密特觸發(fā)電路結(jié)構(gòu)、工作原理、參數(shù)計(jì)算,單穩(wěn)態(tài)觸發(fā)電路的基本應(yīng)用。集成單穩(wěn)態(tài)觸發(fā)電路功能和使用方法。

4.多諧振蕩器

多諧振蕩器的基本概念,由CMOS門電路構(gòu)成的多諧振蕩器電路結(jié)構(gòu)、工作原理、參數(shù)計(jì)算,多諧振蕩器的基本應(yīng)用。

5.555定時(shí)器及應(yīng)用

第八章 數(shù)/模和模數(shù)轉(zhuǎn)換器

1.D/A轉(zhuǎn)換器

D/A轉(zhuǎn)換器的基本原理,權(quán)電阻型D/A轉(zhuǎn)換器,R-2R網(wǎng)絡(luò)型D/A轉(zhuǎn)換器,權(quán)電流型D/A轉(zhuǎn)換器;D/A轉(zhuǎn)換器的主要技術(shù)參數(shù),D/A轉(zhuǎn)換器的典型應(yīng)用。

2.A/D轉(zhuǎn)換器

A/D轉(zhuǎn)換器的基本原理,并行比較型A/D轉(zhuǎn)換器,逐次逼近型A/D轉(zhuǎn)換器,雙積分型A/D轉(zhuǎn)換器;A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo),集成A/D轉(zhuǎn)換器的選擇。

參考書:

1. 康華光編著:《電子技術(shù)基礎(chǔ).數(shù)字部分》(第6版),高等教育出版社,2014年出版。

2. 賈立新編著:《數(shù)字電路》(第2版),電子工業(yè)出版社,2011年出版。

備注:考試時(shí)攜帶不帶存儲(chǔ)和編譯功能的計(jì)算器。

由于各方面情況的不斷調(diào)整與變化,易賢網(wǎng)提供的所有考試信息和咨詢回復(fù)僅供參考,敬請(qǐng)考生以權(quán)威部門公布的正式信息和咨詢?yōu)闇?zhǔn)!
關(guān)于我們 | 聯(lián)系我們 | 人才招聘 | 網(wǎng)站聲明 | 網(wǎng)站幫助 | 非正式的簡(jiǎn)要咨詢 | 簡(jiǎn)要咨詢須知 | 加入群交流 | 手機(jī)站點(diǎn) | 投訴建議
工業(yè)和信息化部備案號(hào):滇ICP備2023014141號(hào)-1 云南省教育廳備案號(hào):云教ICP備0901021 滇公網(wǎng)安備53010202001879號(hào) 人力資源服務(wù)許可證:(云)人服證字(2023)第0102001523號(hào)
云南網(wǎng)警備案專用圖標(biāo)
聯(lián)系電話:0871-65317125(9:00—18:00) 獲取招聘考試信息及咨詢關(guān)注公眾號(hào):hfpxwx
咨詢QQ:526150442(9:00—18:00)版權(quán)所有:易賢網(wǎng)
云南網(wǎng)警報(bào)警專用圖標(biāo)